Während der SC15 Show in Austin Texas hat Intel den 2nd-Generation Xeon Phi Co-Prozessor mit dem Codename Knights Landing vorgestellt. Mit 72 Cores und 16GB MCDRAM bietet der neue Xeon Phi die fünffache Bandbreite und ist fünfmal effizienter als sein Vorgänger.
Nach aktuellem Kenntnisstand wird der Knights Landing (KNL) Chip über 36 Tiles an einem 2D Mesh Interconnect verfügen. Jede Tile verfügt über zwei Kerne, zwei VPU/Core und 1MB L2-Cache. Insgesamt werden also 72 Kerne und 36MB L2-Cache geboten. Für die Tiles kommen vermutlich Silvermont-basierte Kerne mit 1,3GHz zum Einsatz.
Der Knights Landing Chip wird über insgesamt 10 Speicher-Controller verfügen. Zwei davon sind für DDR4-Speicher und unterstützen damit jeweils drei Channels. Die anderen acht Controller sind für 16GB On-Package-High-Bandwidth-MCDRAM bestimmt. Letzterer erreicht mehr als 400+ GB/s Bandbreite. Mit den beiden herkömmlichen DDR4-Controllern werden in den insgesamt sechs Channels bis zu 384GB DDR4-2400-Speicher unterstützt.
Nach Angaben von Intel kann der Knights Landing Chip mehr als 8 TFLOPS Single-Precision- und mehr als 3TFLOPS Double-Precision-Computing-Performance liefern. Damit richtet sich das Unternehmen vor allem an High Parallel Computing.
Intel merkte an, dass die erste Pre-Production-Systeme bereits an Kunden verschickt wurden. Das offizielle Launch wird für Q1 2016 erwartet.
Quelle:
Intel.com.