Prime info sui chip Intel Xeon V5 con architettura Skylake

Fino a 28 core e 38.5MB di cache L3

La prossima generazione di processori server Intel Xeon V5 realizzati con architettura Skylake è stata avvistata online, con tanto di prima dose di specifiche tecniche.


Secondo le informazioni diffuse da Zauba, che ci mostra un paio di sample ingegneristici, i nuovi Intel Xeon V5 saranno proposti in modelli con un minimo di 4 core, fino a un massimo di 28 core, con tecnologia Hyper Threading e TDP compreso tra 45W e 165W. Ma non è tutto: troviamo un controller per memorie DDR4-2666 RDIMM/LRDIMM a 6 canali, per cui sulle schede madri saranno presenti 12 slot.

La quantità di cache L3 varia da 8.250MB nel modello da 4 core e TDP di 45W, fino a 38.75MB sul modello high-end con 28 core e TDP di 165W. Le frequenze variano tra 1.0 e 2.4GHz.

L'aggiornamento più importante è sicuramente a livello di piattaforma, chiamata Purely, che supporta configurazioni 2S (2 socket), 4S e 8S, e sarà dotata del PCH Lewisburg, oltre che del nuovo chip di interconnessione Omni-Path di nuova generazione, che permette di raggiungere velocità di 100Gbps con una latenza ridottissima.

La piattaforma Purely disporrà anche di un socket aggiornato, con 3647 pin: si chiamerà socket LGA3647, o Socket P, come lo chiama ultimamente Intel.

I modelli disponibili saranno in tutto 11, così da competere su tutti i segmenti con la nuova linea di chip server di AMD, realizzati con architettura Zen, previsti per il 2017. I primi 6 mesi del prossimo anno saranno sicuramente interessanti per il mercato server.








Source: via Wccftech.com.

News by Luca Rocchi and Marc Büchel - German Translation by Paul Görnhardt - Italian Translation by Francesco Daghini


Previous article - Next article
comments powered by Disqus
Prime info sui chip Intel Xeon V5 con architettura Skylake - Intel - News - ocaholic